logo

Core3S500E

主要参数
型号 Core3S500E
规格  
品牌 Waveshare
备注
价格表
对应数量 @1set @2set @3set @4set
不含税 148 142 138 135
含5%普税 155.4 149.1 144.9 141.75
含17%增税 173.16 166.14 161.46 157.95
版权所有,侵权必究。未经许可,不得用于商业用途。

产品简介

注:Xilinx ISE 12支持Winxp/Win7,不兼容Win8

Core3S500E是一款基于XC3S500E为主控芯片的核心板,它的主要特点是:

  • 板载1pcs XCF04S
  • 板载FPGA的基本电路,包括晶振电路等
  • 板载nCONFIG按键、RESET按键、4 x LED
  • 引出了所有I/O资源
  • 带JTAG调试下载接口
  • 排针间距2.0mm,体积较小,适合接入用户系统


资源简介

FPGA开发板 CoreXC3S500E
    [ 芯片简介 ]
  1. XC3S500E
    以下为 XC3S500E的核心资源参数:
    工作频率:50MHz;
    工作电压:1.15V~3.3V;
    封  装:QFP208;I/O口:116 ;
    Les:500K;RAM:360kb;
    DCMs:4;
    调试下载:可通过JTAG接口实现下载。
  2. AMS1117-3.3
    3.3V稳压器件。
  3. AMS1117-2.5
    2.5V稳压器件。
  4. AMS1117-1.2
    1.2V稳压器件。
  5. XCF04S
    串行FLASH存储器,用于存储代码。
    [ 其它器件简介 ]
  1. 电源LED
  2. 用户LED
  3. 芯片初始化标志LED
  4. 复位按键
  5. nCONFIG按键
    可对FPGA芯片进行重配置,相当于重启电源。
  6. 50M有源晶振
    [ 接口简介 ]
  1. JTAG接口
    支持下载与调试。
  2. FPGA引脚接口
    引出VCC、GND及所有I/O,方便与外设进行连接。


产品图片

FPGA开发板 Core3S500E
Core3S500E正面侧视图
divider
FPGA开发板 Core3S500E
Core3S500E背面侧视图
divider
divider
FPGA开发板 Open3S500E-C
Core3S500E接入仿真器
divider
FPGA开发板 Open3S500E-C
Core3S500E接入底板
特别注意:
· 本产品提供调试、下载接口,但不自带仿真、下载功能,亦不配送下载器。
· 本产品不包括示意图中的仿真器,如有需要,请另行购买。

外形尺寸


开发资料

包含如下内容:

  • 电路原理图(PDF格式)
  • 用户手册
  • 示例代码(Verilog,VHDL)
  • Xilinx器件手册(包括各类器件Datasheet,开发资料)
  • Xilinx开发软件(Xilinx ISE 12——支持Winxp/Win7,不兼容Win8)
资料路径:www.waveshare.net/wiki/Core3S500E

JTAG接口定义


详细配置

  1. Core3S500E开发板 x1
  2. FPGA软件光盘 x1
1
2