74HC4053

芯片信息

型号 封装 在线定购
74HC4053D(查看) SO16
74HC4053N(查看) DIP16

引脚布局

(点击图片看大图)
技术资料—— 74HC4053 PDF技术资料

74HC4053 概述


  74HC4053是一款高速CMOS器件,74HC4053引脚兼容HEF4053B。74HC4053遵循JEDEC标准no.7A。
  74HC4053是三路2通道模拟多路选择器/多路分配器,带有公共使能端(E)。每个多路选择器/多路分配器包含2个独立输入/输出端(nY0和nY1),1个公共输入/输出端(nZ)和3个数字选择端(Sn)。
  E为低时,2个开关的其中之一将被S1至S3选中(低阻态)。E为高时,所有开关都进入高阻态,直接无视S1至S3。
  VCC和GND是数字控制端(S1至S3,E)的供电引脚,74HC4053的VCC至GND范围为2.0 V~10.0 V。74HC4053的模拟输入/输出端(nY0和nY1,nZ)在上限VCC和下限VEE之间摆动,VCC-VEE应当不超过10.0 V。
  作为一个数字多路选择器/多路分配器,VEE将被连接到GND上(一般是接地)。
74HC4053 参数
74HC4053 基本参数
电压   2.0~10.0V
传输延迟   4 ns@5V
74HC4053 其他特性
导通阻抗   60O hms
逻辑电平   CMOS
功耗考量   低功耗或电池供电应用
74HC4053 封装与引脚
SO16, SSOP16, DIP16, TSSOP16

74HC4053 特性

  • 低导通阻抗
    • VCC - VEE = 4.5 V时,80 欧姆(典型)
    • VCC - VEE = 6.0 V时,70 欧姆(典型)
    • VCC - VEE = 9.0 V时,60 欧姆(典型)
  • 逻辑电平转换
    • 沟通5 V逻辑和+- 5 V模拟信号
  • 典型的内置“先断后合”
  • 遵循JEDEC标准no.7A
  • ESD保护
    • HBM EIA/JESD22-A114-C超过2000 V
    • MM EIA/JESD22-A115-A超过200 V
  • 可选多种封装类型
  • 温度范围:-40~+85 ℃和-40~+125 ℃