74HC4052

芯片信息

型号 封装 在线定购
74HC4052D(查看) SO16
74HC4052N(查看) DIP16

引脚布局

(点击图片看大图)
技术资料—— 74HC4052 PDF技术资料

74HC4052 概述


  74HC4052是一款高速CMOS器件,74HC4052引脚兼容HEF4052B。74HC4052遵循JEDEC标准no.7A。
  74HC4052是双路4通道模拟多路选择器/多路分配器,带有公共选择逻辑。每个多路选择器包含4个独立输入/输出端(nY0至nY3)和1个公共输入/输出端(nZ)。公用通道选择逻辑包含2个数字选择端(S0和S1)和1个低有效使能端(E)。
  E为低时,4个开关的其中之一将被S0和S1选中(低阻态)。E为高时,所有开关都进入高阻态,直接无视S0和S1。
  VCC和GND是数字控制端(S0和S1,E)的供电引脚,74HC4052的VCC至GND范围为2.0 V~10.0 V。74HC4052的模拟输入/输出端(nY0至nY3,nZ)在上限VCC和下限VEE之间摆动,VCC-VEE应当不超过10.0 V。
  作为一个数字多路选择器/多路分配器,VEE将被连接到GND上(一般是接地)。
74HC4052 参数
74HC4052 基本参数
电压   2.0~10.0V
传输延迟   4 ns@5V
74HC4052 其他特性
导通阻抗   60 Ohms
逻辑电平   CMOS
功耗考量   低功耗或电池供电应用
74HC4052 封装与引脚
SO16, SSOP16, DIP16, TSSOP16

74HC4052 特性

  • 宽模拟输入电压范围:-5 V~+5 V
  • 低导通阻抗
    • VCC - VEE = 4.5 V时,80 欧姆(典型)
    • VCC - VEE = 6.0 V时,70 欧姆(典型)
    • VCC - VEE = 9.0 V时,60 欧姆(典型)
  • 逻辑电平转换:沟通5 V逻辑和+- 5 V模拟信号
  • 典型的内置“先断后合”
  • 遵循JEDEC标准no.7A
  • ESD保护
    • 人体模式(HBM) EIA/JESD22-A114E超过2000 V
    • 机械模式(MM) EIA/JESD22-A115-A超过200 V
  • 温度范围:-40~+85 ℃和-40~+125 ℃