74HC373

芯片信息

型号 封装 在线定购
74HC373D(查看) SO20
74HC373N(查看) DIP20

引脚布局

(点击图片看大图)
技术资料—— 74HC373 PDF技术资料

74HC373 概述


  74HC373是一款高速CMOS器件,74HC373引脚兼容低功耗肖特基TTL(LSTTL)系列。74HC373遵循JEDEC标准no.7A。
  74HC373是八路D 型锁存器,每个锁存器具有独立的D 型输入,以及适用于面向总线的应用的三态输出。所有锁存器共用一个锁存使能(LE)端和一个输出使能(OE)端。
  74HC373包含八个具有三态输出的D 型透明锁存器。当LE为高时,数据从Dn输入到锁存器,在此条件下,锁存器进入透明模式,也就是说,锁存器的输出状态将会随着对应的D输入每次的变化而改变。当LE为低时,锁存器将存储D输入上的信息一段就绪时间,直到LE的下降沿来临。
  当OE为低时,8个锁存器的内容可被正常输出;当OE为高时,输出进入高阻态。OE端的操作不会影响锁存器的状态。
  74HC373与以下型号逻辑功能相同:
  74HC533,但输出为反相
  74HC563,但输出为反相且引脚布局不同
  74HC573,但引脚布局不同
74HC373 参数
74HC373 基本参数
电压   2.0~6.0V
驱动电流   +/-7.8 mA
传输延迟   12 ns@5V
74HC373 其他特性
逻辑电平   CMOS
功耗考量   低功耗或电池供电应用
74HC373 封装与引脚
SO20, SSOP20, DIP20, TSSOP20

74HC373 特性

  • 三态正相输出,用于面向总线的应用
  • 共用三态输出使能端
  • 逻辑功能与74HC533、74HC563、74HC573相同
  • ESD保护
    • HBM EIA/JESD22-A114-C超过2000 V
    • MM EIA/JESD22-A115-A超过200 V
  • 温度范围
    • -40~+85 ℃
    • -40~+125 ℃