logo

74HC138

订购信息

型号 封装 在线定购
74HC138D(查看) SO16
74HC138N(查看) DIP16

引脚布局

(点击图片看大图)
技术资料—— 74HC138 PDF技术资料

74HC138 概述


  74HC138是一款高速CMOS器件,74HC138引脚兼容低功耗肖特基TTL(LSTTL)系列。
  74HC138译码器可接受3位二进制加权地址输入(A0, A1和A3),并当使能时,提供8个互斥的低有效输出(Y0至Y7)。74HC138特有3个使能输入端:两个低有效(E1和E2)和一个高有效(E3)。除非E1和E2置低且E3置高,否则74HC138将保持所有输出为高。利用这种复合使能特性,仅需4片74HC138芯片和1个反相器,即可轻松实现并行扩展,组合成为一个1-32(5线到32线)译码器。任选一个低有效使能输入端作为数据输入,而把其余的使能输入端作为选通端,则74HC138亦可充当一个8输出多路分配器,未使用的使能输入端必须保持绑定在各自合适的高有效或低有效状态。
  74HC138与74HC238逻辑功能一致,只不过74HC138为反相输出。
74HC138 参数
74HC138 基本参数
电压   2.0~6.0V
驱动电流   +/-5.2 mA
传输延迟   12 ns@5V
74HC138 其他特性
逻辑电平   CMOS
功耗考量   低功耗或电池供电应用
74HC138 封装与引脚
SO16, SSOP16, DIP16, TSSOP16

74HC138 特性

  • 多路分配功能
  • 复合使能输入,轻松实现扩展
  • 兼容JEDEC标准no.7A
  • 存储器芯片译码选择的理想选择
  • 低有效互斥输出
  • ESD保护
    • HBM EIA/JESD22-A114-C超过2000 V
    • MM EIA/JESD22-A115-A超过200 V
  • 温度范围
    • -40~+85 ℃
    • -40~+125 ℃